Architectures Sécurisées pour le Numérique Embarqué (ARSENE)
ARSENE est un projet du PEPR Cybersécurité qui se concentre sur le développement de solutions souveraines pour la sécurité matérielle et logicielle.
Son objectif est de sécuriser les processeurs et les périphériques tels que les mémoires ou les générateurs d'aléa. Pour y parvenir, il est essentiel de maîtriser les différents niveaux d'abstraction : conception du matériel, modification des compilateurs, systèmes d'exploitation, etc.
Le projet ARSENE vise à accélérer la recherche et le développement coordonnés et structurés de solutions de sécurité souveraines et industrialisables. La mise en œuvre de démonstrateurs ASIC et FPGA, intégrant les briques étudiées et développées, permettra finalement de tester et valoriser ces travaux de recherche.
Livrable - August 29, 2023
EA1.1.1 État de l'art pour la sécurisation des processeurs RISCV.
Livrable - August 29, 2023
R2.3.1 Spécification et validation par simulation d'un RISCV + mémoire durcie contre l'extraction de code par sondage.
March 20, 2023
2ème session plénière
August 29, 2022
Kickoff du projet